当前位置: 代码迷 >> 综合 >> 共模抑制比(Common-mode rejection ratio CMRR)
  详细解决方案

共模抑制比(Common-mode rejection ratio CMRR)

热度:50   发布时间:2024-01-28 12:24:02.0

定义:差模电压增益与共模电压增益的比值,用dB 表示。

优劣范围:一般运放都有60dB 以上的CMRR,高级的可达140dB 以上。
理解:运算放大器在单端输入使用时,不存在这个概念。只有把运放接成类似于减法器形式,使得运放电路具备两个可变的输入端时,此指标才会发挥作用。

图2-19 电路中,差模增益Ad=R2/R1,如果给电路的两个输入端施加相同的输入电压Uic,在输出端理论上应为0 输出,实际会测量到由Uic引起的输出Uoc,则共模抑制比为:


生产厂家更习惯于下面的写法,其实都是一样的。


其实就是现将输出电压按照差模增益折算到入端,再让输入电压除以它——共模输入被抑制了多少倍。

影响电路共模抑制比的因素有两个,第一是运放本身的共模抑制比,第二是对称电路中各个电阻的一致性。其实更多情况下,实现这类电路的高共模抑制比,关键在于外部电阻的一致性。此时,分立元件实现的电路,很难达到较高的CMRR,运放生产厂家提供的差动放大器就显现出了优势。

  相关解决方案