原本学基础数学的,现改行搞嵌入式开发,自学计算机组成原理时,遇到关于硬件电路方面的很难理解,请问自学《数字电路》用哪本教材好?谢谢了!!!
------解决方案--------------------
数字电路设计部分经典书籍推荐
经典书籍收藏:
No.1 Writing Testbenches, Functional Verification of HDL Models
by Janick Bergeron
本书主要以HDL(verilog/vhdl)为例,详细讲述了在IC DESIGN FLOW中
Verification 以及Test的设计思想、方法和技巧,涵概了测试的各个方面,
是目前进行IC设计的同仁们最为推荐的一本宝典!!
作者的个人网页有详细的介绍:
http://www.janick.bergeron.com/wtb/toc.html
No.2 Priciples of Verifiable RTL Design, 2nd Ed.
by Lionel Bening & Harry Foster
比较早的介绍有关RTL Validation设计的宝典书籍,是原来HP的一位大牛撰写的!!
你可以到作者的网站看看,有相关的本书的设计范例以及script下载!如果想使
RTL设计非常的完美,保证你的后端设计一次成功的,这本书是不可缺少的。
http://home.comcast.net/~bening/povrd.htm
No.3 A Practical Guide for Designing, Synthesizing, and Simulating ASICs and FPGAs using VHDL or Verilog
(HDL Chip Design) by Douglas J. Smith
最为经典的讲述VHDL以及Verilog 设计的宝典书籍!设计范例涵盖很多设计中经常用的设计模块,堪称IC设计的 “词典”, 书中的很多范例都可以作为你设计应用中的IP进行应用!!
http://www.doone.com/hdl_chip_des.html
No.4 Advanced ASIC Chip Synthesis Using Synopsys Design Compiler and PrimeTime
by Himanshu Bhatnagar CONEXANT, Newport Beach, CA, USA
迄今为止唯一的一本针对主流IC设计平台工具,synopsys design compiler
以及primetime的设计流程 进行具体指导的宝典!参考本书你可以很快就可
以对RTLdesign flow 以及static timing analysis有很深的理解,设计功力
也会增加那么一点点了, 当然还需要你勤加练习!
No.5 Reuse Methodology Manual for System-on-a-Chip Designs Third Edition
Edited by Michael Keating Synopsys, Inc., Mountain View, CA, USA
Pierre Bricaud Synopsys, Inc, CA, USA
进行SOC/IP 设计以及可重用设计的宝典书籍!是synopsys的一位牛牛写的!
主要以mentor和synopssy的设计工具为流程,讲述了SOC/IP可重用设计,
验证设计的基本方法。
------解决方案--------------------
差别应该不太大吧。
我用的是《数字电子技术基础 阎石第四版.pdf》
------解决方案--------------------
我们用阎石的,讲的比较多,也比较细,适于打基础,看过一本清华出的也不错,有基础后可以看看